UltraScale & UltraScale+ 의 GTH 를 사용하지 않을 경우에 GTH 관련 Pin 들은 어떻게 처리하여야 하나요?

UltraScale and UltraScale+ 의 GTH 를 사용하지 않을 경우에 GTH 관련 Pin 들은 어떻게 처리하여야 하나요?


"UltraScale and UltraScale+ FPGAs 를 사용할 경우 GTH 를 사용하지 않을 경우에 GTH 관련 Pin 들을 어떻게 하여야 하나요?" 라는 개발자분들이 문의를 많이 받습니다.


##1

먼저 UltraScale and UltraScale+ FPGAs 의 GTH 관련 Guide 문서를 보아야 합니다..
아래 링크는 UltraScale and UltraScale+ FPGAs GTH User Guide 문서랍니다.

UG576 (v1.5) - UltraScale Architecture GTH Transceivers

위 문서의 331 페이지의 Table 5-9: GTX/GTH Transceiver PCB Design Checklist 를 자~알 살펴보면 사용하지 않을 경우에 어떻게 하는지에 대한 각 Pin 별 설명이 있어요.

Table 5-9: GTH Transceiver PCB Design Checklist


##2

Table 5-9: GTH Transceiver PCB Design Checklist 에서 GTH 를 사용하지 않을 경우에 어떻게 하는지에 대한 설명을 정리하면 다음과 같아요.


  1. MGTREFCLK0P
    • If reference pins are not used, leave the associated pin pair unconnected.
  2. MGTREFCLK0N
    • If reference pins are not used, leave the associated pin pair unconnected.
  3. MGTREFCLK1P
    • If reference pins are not used, leave the associated pin pair unconnected.
  4. MGTREFCLK1N
    • If reference pins are not used, leave the associated pin pair unconnected.
  5. MGTHRXP[3:0]/MGTHRXN[3:0]
    • If a receiver will never be used under any conditions, connect the associated pin pair to GND.
  6. MGTHTXP[3:0]/MGTHTXN[3:0]
    • If a transmitter is not used, leave the associated pin pair unconnected.
  7. MGTAVTTRCAL
    • If an entire PSG is not used by any Quads, tie MGTAVTTRCAL to ground.
  8. MGTRREF
    • If an entire PSG is not used by any Quads, tie MGTRREF to ground.
  9. MGTAVCC
    • If all of the Quads in a power supply group are not used, the associated power pins can be left unconnected or tied to GND (unless the RCAL circuit is in that Quad).
  10. MGTAVTT
    • If all of the Quads in a power supply group are not used, the associated power pins can be left unconnected or tied to GND (unless the RCAL circuit is in that Quad).
  11. MGTVCCAUX
    • If all of the Quads in a power supply group are not used, the associated pins can be left unconnected or tied to GND (unless the RCAL circuit is in that Quad).


여러분의 FPGA 설계에 도움이 되었길 바랍니다.
그럼, 오늘도 좋은 하루 되세요.



댓글

이 블로그의 인기 게시물

Clock Mux (BUFGMUX) library의 사용방법과 Timing constraints 적용방법은 ???

7-Series Device의 Configuration을 위한 PROM과의 Interface guide

Xilinx System Monitor(XADC) 를 사용하지 않을 경우, XADC 의 각 pin 들은 어떻게 처리하여야 하나요?